Slovenská

Zvoľ jazyk

EnglishRepublika e ShqipërisëالعربيةGaeilgeEesti VabariikEuskeraБеларусьБългарски езикíslenskapolskiAfrikaansDanskDeutschрусскийFrançaisPilipinoSuomiҚазақша한국의NederlandČeštinaHrvatskaLatviešulietuviųromânescMelayuMaoriবাংলা ভাষারမြန်မာKongeriketPortuguêsپښتوSvenskaCрпскиසිංහලSlovenskáSlovenijaภาษาไทยTürk diliاردوУкраїнаO'zbekespañolעִבְרִיתΕλλάδαMagyarországItaliaIndonesiaTiếng Việt

Kategórie

  1. Integrované obvody (IO)

    Integrované obvody (IO)

  2. Diskrétne polovodičové produkty
  3. kondenzátory
  4. RF / IF a RFID
  5. rezistory
  6. Snímače, snímače

    Snímače, snímače

  7. relé
  8. Napájacie zdroje - montáž na dosku

    Napájacie zdroje - montáž na dosku

  9. izolátory
  10. Induktory, cievky, tlmivky
  11. Konektory, prepojenia

    Konektory, prepojenia

  12. Ochrana obvodu
Domov > Noviny > FD-SOI FPGA ZÍSKAJTE PCIE A LPDDR4 Interfacing

Noviny

FD-SOI FPGA ZÍSKAJTE PCIE A LPDDR4 Interfacing

MachXO5T-NX, ako sa nazývajú, sú vhodné pre „súbor návrhov funkcií riadenia pre podnikové siete, strojové videnie a priemyselné internet vecí“, uviedla.

Lattice Nexus fpga FD SoI transistorSú postavené pomocou procesu FDSOI spoločnosti (obrázok), ktoré môžu dramaticky znížiť mäkké chyby zo žiarenia v porovnaní s hromadnými CMOS, pretože je možné generovať menší objem polovodiča (oranžového) s prístupom k tranzistorom v šupinatých noseniach, je možné generovať

Zahrnutá je až 7,2 MIBBIT pamäte, až 55 miliónov užívateľských bleskov a až 96 000 logických buniek (pozri tabuľku nižšie).



Existujú až 291 iOS na všeobecné účely „ktoré podporujú včasnú konfiguráciu IO a poskytujú pridané funkcie, ako napríklad 1,25 GBIT/S SGMII, predvolené rozbaľovacie, zavesenie horúceho a programovateľné rýchlosť,“ uviedla Lattice.

Podporuje sa viac napätia IO (1, 1,2, 1,5, 1,8, 2,5 a 3,3 V) a existujú rozhrania LVD a MIPI.

Funkcia rozhrania PCIe a LPDDR4 na väčších dvoch (53K a 96k bunka) z troch oznámených zariadení.

V prípade ochrany duševného vlastníctva existuje viacnásobné roztoky s šifrovaním bitového prúdu (AES256) a autentifikáciou (ECC256).

Balenie je 17 x 17 mm s rozstupom 0,8 mm a pre menšiu verziu (25K Cell) je voľba 14 x 14 mm.

Machxo5-nx Machxo5t-nx
Zariadenie LFMXO5-25 LFMXO5-55T LFMXO5-100T
Logické bunky 25k 53 000 96 000
vložené pamäťové bloky 80 (x18kbit) 166 208
Vložená pamäť 1440 kbit 2988 3744
Distribuovaný RAM 184 kbit 320 639
Veľké pamäťové bloky 1 5 7
Veľké pamäťové kúsky 512 kbit 2560 3584
18 × 18 multiplikátorov 20 146 156
ADC bloky 2 2 2
Oscilátor 450 MHz 1 1 1
Oscilátor 128 kHz 1 1 1
Pcie gen2 hard ip 0 1 1
Gpll 2 4 4
Užívateľ Flash (bez inicializácie) 15 mit 79 79

Zdroje mriežky sa líšia v závislosti od niektorých čísel použitých vo vyššie uvedenom článku a tabuľke (prebieha kontrola faktov), ​​takže ich skontrolujte, či sú pre vás dôležité.